• 5月份61城房价环比反弹 多地调控政策或再加码 ——凤凰网房产济南 2019-03-26
  • 按照马克思的原义,共产主义是"以每一个个人的全面而自由的发展为基本原则的社会形式"。这一基本原则的实现,涉及社会政治、经济、文化等方方面面。离开这一基本原则侈谈 2019-03-26
  • 报告:互联网平台责任设定应进一步完善 2019-03-25
  • 绿地申花公布新队徽 豹子头回归增加1993受好评 2019-03-17
  • 中宣部授予张黎明“时代楷模”称号 2019-03-14
  • 林业和草原局:加大对海南生态保护和修复支持力度 2019-02-28
  • 质疑的能力都没有,还有批判的余地吗》?看着就想笑 2019-02-28
  • Steam《野兽传奇》免费领取原价48元 2019-02-08
  • 上班族用手机电脑过度 肩颈僵硬疼痛怎么办-生活资讯 2018-11-22
  • 藏品快报:如何评价和田玉籽料原石的当下与未来? 2018-11-22
  • 高中生给班主任写期末评语 2018-11-22
  • 回复@“老笑头”,共产主义需要分配生产资料应该是你做梦的时候梦到的吧!这除了让网友们笑掉大牙,还能有什么?你确实是让网友们看着就想笑!哈哈哈哈! 2018-11-21
  • 绝崖山谷藏神秘古寺 简单就是世界奇观 2018-11-21
  • 【阿里天气】最新阿里今天天气,实时提供阿里气温、空气质量、24小时天气预报、生活指数查询 2018-11-21
  • 在人才培养体系建设上下功夫 2018-11-20
  • 11选5杀号精准公式99% > 可编程逻辑 > 正文

    体彩11选五开奖走势图:在低功率DSP密集型系统设计中应对DSP挑战的FPGA技术演进

    2018年11月02日 16:37 ? 次阅读

    11选5杀号精准公式99% www.phde.net 对于高速的DSP密集型系统设计,降低功率变得越来越重要。例如,在通信系统中,通信必须以周期猝发方式来实施,以避免放大器和系统其余部分电路持续消耗功率。在传感器网络中的要求是定期关断工作的传感器(比如用于交通图像或天气传感器),或者定期打开它们(例如在地震情况下),以及在设备回到睡眠模式之前以猝发方式上传信息。在通常具有相对较低取样频率的医疗监测设备中,需要通过实施周期性操作其低功耗特性的方式来最大限度减少功耗,相似的,手持便携式解决方案也是如此。

    对于着重降低功率的DSP密集型系统设计,设计人员不仅仅是要提供最低的静态功率,更重要的是需要专注于实现尽可能低的总体功耗,尤其是在高频率和高温条件下。现场可编程门阵列(FPGA)通过综合的方法来实现功耗最小化,有助于达到这个目标。这种方法包括加工工艺、架构和逻辑配置设计,以及包括SERDES、DDR2/3和DSP??榈那度胧教匦?,同时还加入了进一步降低静态功耗的特殊功率模式。本文重点讨论在低功率DSP密集型系统设计中应对DSP挑战的FPGA技术演进。

    FPGA演进

    在过去二十年里,许多先进的CPUMCU构建了各种节能模式,以应对DSP密集型设计中较高频率和集成度水平引起的功耗难题。仅有最先进的FPGA器件提供了类似的低功耗能力,并且支持更高频率器件。直至最近才出现可以解决早期基于SRAM解决方案的泄漏问题,同时带有低功耗模式实现额外节能能力的FPGA器件。

    大体上,静态功率、动态功率,以及浪涌功率这三种功率成分左右了总体功耗,这与FPGA功率预算相关。必需有效地管理这三种成分以实现最低功耗。

    管理这些功率成分需要固有低泄漏电流--这是FPGA器件支持DSP密集设计之功率需求的一个重要特性。与使用SRAM单元的FPGA器件相比,基于flash的FPGA解决方案具有优势,这是因为基于flash的 FPGA使用单一(而不是六个)晶体管来构建,而且配置功率和浪涌功率(上电期间)均为零。SRAM FPGA上电处于未配置状态,必需完成初始上电复位顺序。首先,各个配置位处于未知状态,并且必需在每个电源周期初始化。因此,产生了高至数安培或长至数百微秒之尖峰的浪涌电流,这带来了浪涌功率(请参见图1)。

    在低功率DSP密集型系统设计中应对DSP挑战的FPGA技术演进

    图1:使用基于flash的FPGA器件,可以在器件启动和配置阶段省去数百微瓦(mW)功率。为了避免大电流峰值,SRAM FPGA需要复杂的上电排序,因此增加了元器件成本和占位面积。

    为了缓减这个尖峰电流,许多SRAM FPGA器件也都具有附加的复杂系统上电顺序要求。而基于flash的非易失性 FPGA无需外部配置器件来进行重新编程,在启动阶段省去了数百微瓦(mW),并且省去了用于缓减尖峰电流的外部器件。在某些情况下,与基于SRAM的解决方案相比,基于flash的FPGA可以把每单元泄漏电流降低1000倍,并且具有超低静态电流和无需外部缓减器件的优势。

    基于flash的 FPGA器件除了固有较低功率之外,还可以利用附加的特性以进一步减小功率?;趂lash的 FPGA器件在单一芯片上结合了硬IP??楹虵PGA架构,并且这个FGPA集成了功能齐全的微控制器系统、增强的FPGA架构和高速串行和存储器接口。附加的功率敏感特性和其它特性包括:

    增强的SERDES功能:最新FPGA的每个SERDES通道的每Gbps功率降低至13mW,与具有相似功能的其它FPGA解决方案相比,可以降低多达5倍(参见图2)。

    在较小的器件中集成许多不同的硬IP和其它资源:通过加入更多I/O、收发器、PCI Express端点和高性能存储器子系统,可以在更小、功率更低的器件中提供更多功能。

    嵌入式RAM和数学??椋夯趂lash 的 FPGA器件包括内建的硬RAM??楹褪??,用于密集型DSP应用。而且,这些??樵诘凸β氏绿峁└咝阅芩?。图3所示为不同FPGA制造商之间的RAM功率比较。

    固有低功率的嵌入式处理器子系统:某些子系统提供多种低功率模式,包括睡眠模式和深度睡眠模式,使用低功率模式可以实现FPGA架构和相关I/O的快速停止和启动,同时保存FPGA架构的状态,并且显著降低功耗。器件大约花100ms来进入睡眠模式,再花大约100ms退出这个模式。然而,FPGA退出睡眠模式的状态可以保存,该器件从其退出的状态继续运作。

    使用附加的工具来最大限度地减小功率:通过使用各种工具来计算功率配置,以及使用智能floor-planning和功率优化布局布线,用户能够进一步优化其设计以降低功耗。

    在低功率DSP密集型系统设计中应对DSP挑战的FPGA技术演进

    图2: 来自主要FPGA制造商的SERDES功耗数值

    在低功率DSP密集型系统设计中应对DSP挑战的FPGA技术演进

    图3: 来自主要FPGA制造商的存储器和数学??楣氖?/p>

    所有这些降低功率的特性和功能,在高速DSP密集型系统设计中特别重要。

    DSP设计的挑战

    DSP密集型系统设计需要复杂的数学计算、高存储器带宽要求,以及具有动态重新配置的高速串行传输,这些要求在高性能水平下消耗很大的功率。下一代FPGA器件必需能够以尽可能低的功耗来应对这些需求,并且不影响性能。DSP系统设计人员在设计中使用数个不同的构件(乘法器、存储器、收发器等),而不同系统架构实施方案的功耗有着显着的区别,这取决于使用的FPGA器件。

    所有FPGA器件也都使用硬乘法器作为基础计算单元,这个硬乘法器在总体系统功率预算方面举足轻重。为此,美高森美研究了具有不同架构的有限脉冲响应(FIR)滤波器,并且根据乘法器数目对比运作频率,分析了各个器件的功耗。

    FIR滤波器经常用于在各种应用中消除不必要噪声,同时提升信号质量,或者修理信号波幅的DSP???,有着数种FIR滤波器架构,包括转置或收缩(有或没有对称性) 。这两种架构均具有与总体初始延迟、DSP??槭?、吞吐量或性能,以及管线寄存器数目相关的特性,两种架构之间的区别如图4所示,图中显示16-Tap FIR转置和收缩的对称型款。

    在低功率DSP密集型系统设计中应对DSP挑战的FPGA技术演进

    图4: 用于对称转置和收缩16-Tap FIR的架构的比较

    现在来总结两种架构之间的区别:转置架构使用管线级并且减少输入扇出以提高运作频率;同时,N-Tap systolic FIR的初始延迟是(2*N -2)周期。比较之下,虽然转置架构的运作频率较低,但其初始延迟较好(N-1周期),而且使用较少的时序资源。这些架构还要考虑其它的因素,最重要的是滤波器稳定性,尤其是必需考虑大量抽头(tap)数目和加权特性。例如,在需要回声消除的语音处理应用中,在存在大部分回声的近端,权重必需较高,在回声较少的后续滤波器抽头上较低。

    根据使用的架构不同,FPGA的功耗可能显着变化。在一项研究中,使用了功耗预算工具,并且使用FPGA开发工具套件在32、64和128-Tap Transpose FIR实施方案中测量不同温度下的实际硅器件;研究结果表明FPGA器件通过合适的设计和实施来提供了显着的节能。此外,这些节能在较低的频率和高温下更加明显。另一个重要发现是,对于最佳性能FPGA器件,功耗与抽头的数目成线性关系?;痪浠八?,如果抽头的数目少,某些性能较差FPGA的功耗数值更差;对于其它器件,在抽头数目高时,它们的性能更差。这可能与架构问题有关。

    在低功率DSP密集型系统设计中应对DSP挑战的FPGA技术演进

    图5:来自不同FPGA供应商的32、64、128-Tap FIR总体功耗数值

    结论

    今天以DSP为中心的系统设计,面临不断增加的减小功耗的压力。今天基于flash的 FPGA技术不只是减少静态功耗,而是减少总体功耗,正是实现下一代高速DSP密集型系统设计的重要因素,这些设计要求必需在不断缩小的外形尺寸中提供高算法性能,并具有尽可能低的功耗。

    技术专区

    下载发烧友APP

    打造属于您的人脉电子圈

    关注电子发烧友微信

    有趣有料的资讯及技术干货

    关注发烧友课堂

    锁定最新课程活动及技术直播
    收藏 人收藏
    分享:

    评论

    相关推荐

    FPGA业者营收攀升 带动庞大的LTE设备购置及...

    东亚地区长程演进计划(LTE)设备需求,驱动现场可编程闸阵列(FPGA)业者营收攀升。2014年中国...

    发表于 2018-11-03 11:05 ? 0次阅读
    FPGA业者营收攀升 带动庞大的LTE设备购置及...

    FPGA让自动驾驶开发更具灵活性

    作为汽车从传统功能车向智能车升级的一项过渡技术,ADAS随着汽车电子的快速发展,以及相关安全标准和消...

    发表于 2018-11-03 09:49 ? 15次阅读
    FPGA让自动驾驶开发更具灵活性

    单片机、ARM、DSP与CPU之间的关系大揭秘

    你知道单片机、ARM、DSP都是CPU吗,它们之间又有什么不同,小编进行了整理和编辑。

    发表于 2018-11-02 17:38 ? 58次阅读
    单片机、ARM、DSP与CPU之间的关系大揭秘

    如何针对FPGA或微处理器配置各种电压输出跟踪和...

    为给DSP、ASIC、FPGA和微处理器的负载点供电而引起的电压输入轨数目的增多使得电源设计更加具有...

    发表于 2018-11-02 16:27 ? 222次阅读
    如何针对FPGA或微处理器配置各种电压输出跟踪和...

    赛灵思从FPGA走向ACAP 从器件到平台的新征...

    赛灵思(Xilinx)公布2019财年第二季度财报,财报显示该公司实现季度性收入7.46亿美元,比去...

    发表于 2018-11-02 15:28 ? 334次阅读
    赛灵思从FPGA走向ACAP 从器件到平台的新征...

    基于DSP与数字温度传感器的温度控制系统

    发表于 2018-11-02 15:21 ? 29次阅读
    基于DSP与数字温度传感器的温度控制系统

    请问ARM和DSP哪个更适合处理摄像图的图像信息?

    发表于 2018-11-02 11:53 ? 31次阅读
    请问ARM和DSP哪个更适合处理摄像图的图像信息?

    调试TI dsp 28027焊上去的28027连接不到仿真器显示error 1041

    发表于 2018-11-02 11:52 ? 27次阅读
    调试TI dsp 28027焊上去的28027连接不到仿真器显示error 1041

    请问C2834x系列DSP如何进行代码加密?

    发表于 2018-11-02 11:39 ? 39次阅读
    请问C2834x系列DSP如何进行代码加密?

    [放置30-73]SPI接口IP,如何解决这个严重警告?

    发表于 2018-11-02 11:34 ? 24次阅读
    [放置30-73]SPI接口IP,如何解决这个严重警告?

    如何将CCS3.3工程中.C文件封装成OBJ库文件

    发表于 2018-11-02 09:41 ? 89次阅读
    如何将CCS3.3工程中.C文件封装成OBJ库文件

    请问高速AD差分时钟驱动能使用LVPECL输出的有源晶振交流耦合至AD的时钟引脚吗?

    发表于 2018-11-02 09:25 ? 39次阅读
    请问高速AD差分时钟驱动能使用LVPECL输出的有源晶振交流耦合至AD的时钟引脚吗?

    询问DSP和处理器的开发环境等问题

    发表于 2018-11-02 09:18 ? 48次阅读
    询问DSP和处理器的开发环境等问题

    AD9254的时钟配置可以直接使用从FPGA差分时钟引脚引出的时钟信号吗

    发表于 2018-11-02 09:14 ? 51次阅读
    AD9254的时钟配置可以直接使用从FPGA差分时钟引脚引出的时钟信号吗

    ad9211-300的spi配置不进去数据

    发表于 2018-11-02 08:59 ? 36次阅读
    ad9211-300的spi配置不进去数据

    FPGA将在云端数据中心业务发挥突出的作用

    上海安路信息科技有限公司(以下简称“安路科技”)市场与应用部副总经理陈利光告诉记者:“FPGA已经在...

    发表于 2018-11-01 16:47 ? 389次阅读
    FPGA将在云端数据中心业务发挥突出的作用

    GPU/FPGA/ASIC/类脑芯片大比拼 四种...

    2017年,“人工智能”俨然已经成为所有媒体的头条热点,在媒体和资本的推动下,AI以迅雷不及掩耳之势...

    发表于 2018-11-01 16:40 ? 206次阅读
    GPU/FPGA/ASIC/类脑芯片大比拼 四种...

    莱迪思推出iCE40Ultra FPGA产品系列...

    随着移动设备的普及化、多样化,消费者对其功能要求也越来越挑剔,而设备中主控芯片无法完成的新功能,需要...

    发表于 2018-10-31 17:33 ? 334次阅读
    莱迪思推出iCE40Ultra FPGA产品系列...

    关于高速ADC和DAC与FPGA的配合使用浅析

    许多数字处理系统都会使用FPGA,原因是FPGA有大量的专用DSP以及block RAM资源,可以用...

    发表于 2018-10-31 17:24 ? 71次阅读
    关于高速ADC和DAC与FPGA的配合使用浅析

    FPGA时序的基本概念,RTL项目的设计探索

    尽管工程师们很清楚已有 FPGA 工具的参数设置,但是很多时候并没有完全把这些设置的功能发挥出来。一...

    发表于 2018-10-31 15:21 ? 204次阅读
    FPGA时序的基本概念,RTL项目的设计探索

    数字图像是怎么通过模拟转为数字的?

    还记得数字电路上对应的实验都是VHDL的实验吗?数字电路告诉我们各种数字逻辑:非或与异。这些逻辑让我...

    发表于 2018-10-31 15:18 ? 161次阅读
    数字图像是怎么通过模拟转为数字的?

    AI芯片的过去和未来,看这篇文章就够了

    相信你一定还记得击败了李世石和柯洁的谷歌阿尔法狗(AlphaGo),那你知道驱动AlphaGo的是什...

    发表于 2018-10-31 13:56 ? 452次阅读
    AI芯片的过去和未来,看这篇文章就够了

    基于FPGA的短波通信接收机及其具体实现方案详解

    短波通信又称高频通信,是利用HF波段(3-30MHz)电磁波进行的无线电通信。短波通信主要靠天波传播...

    发表于 2018-10-30 17:38 ? 82次阅读
    基于FPGA的短波通信接收机及其具体实现方案详解

    基于Cyclone IV GX系列的FPGA的P...

    PCI Express(PCIe)是一种高性能互连协议,可应用于网络适配、图形加速、服务器、大数据传...

    发表于 2018-10-30 17:18 ? 81次阅读
    基于Cyclone IV GX系列的FPGA的P...

    基于FPGA的心音采集系统

    本采集系统框图如图1所示,该系统由心音传感器、信号预处理电路、A/D转换电路以及PC等构成。其中,信...

    发表于 2018-10-30 10:32 ? 213次阅读
    基于FPGA的心音采集系统

    FPGA从电子设计的外围器件逐渐演变为数字系统的...

    作为一种可编程逻辑器件,FPGA在二十多年的发展历程中,从电子设计的外围器件逐渐演变为数字系统的核心...

    发表于 2018-10-29 17:54 ? 602次阅读
    FPGA从电子设计的外围器件逐渐演变为数字系统的...

    FPGA的独特性与灵活性在智能化连接领域中扮演着...

    例如在体育赛事和电脑游戏活动直播不断风靡的推动下,4K视频和H.265编码算法迎来大发展,传统CPU...

    发表于 2018-10-29 17:48 ? 130次阅读
    FPGA的独特性与灵活性在智能化连接领域中扮演着...

    高云半导体推出小封装、超低功耗的GW1NZ系列F...

    国内领先的可编程逻辑器件供应商广东高云半导体科技股份有限公司(以下简称:高云半导体),宣布推出小封装...

    发表于 2018-10-29 16:05 ? 570次阅读
    高云半导体推出小封装、超低功耗的GW1NZ系列F...

    一文了解dsp数字信号处理器

    DSP,也就是数字信号处理器英文的缩写,是一种能够提供实时处理信号的微处理器。在一般的家用电脑当中也...

    发表于 2018-10-29 14:46 ? 69次阅读
    一文了解dsp数字信号处理器

    简单介绍数字信号处理器的特点

    对于从事电子信息行业的人员,都应该接触以及了解过数字信号处理器。关于数字信号处理器简称为DSP,属于...

    发表于 2018-10-29 11:26 ? 74次阅读
    简单介绍数字信号处理器的特点

    解答数字信号处理学什么

    关于数字信号处理这门学科,书面上是这样介绍的:将事物的运动变化转换为一系列数字,并用计算的方法从中提...

    发表于 2018-10-29 08:59 ? 53次阅读
    解答数字信号处理学什么

    Altera发布MAX 10:业界首款多功能、低...

    一直以来,FPGA可编程器件都主要应用在通讯设备或工业控制等较为专业的应用领域,但随着不同行业使用需...

    发表于 2018-10-28 11:53 ? 161次阅读
    Altera发布MAX 10:业界首款多功能、低...

    使用安全FPGA器件可以?;び糜谖锪男翫SP...

    对于基于数字信号处理器(DSP)的设计,如果DSP没有足够的安全能力,便特别容易受到入侵。在许多应用...

    发表于 2018-10-28 11:44 ? 55次阅读
    使用安全FPGA器件可以?;び糜谖锪男翫SP...

    为什么俄罗斯没有高端芯片 却能造出一流武器

    为什么俄罗斯没有高端芯片,却能造出一流武器?

    发表于 2018-10-27 10:56 ? 1308次阅读
    为什么俄罗斯没有高端芯片  却能造出一流武器

    Silexica最新版SLX解决方案可优化软硬件...

    业界首款解决方案,用来分析用于 RISC/FPGA 设计空间探索的 C/C ++ 代码,从而优化硬件...

    发表于 2018-10-27 10:35 ? 87次阅读
    Silexica最新版SLX解决方案可优化软硬件...

    三星电子推出基于赛灵思FPGA技术的SmartS...

    基于赛灵思 FPGA的三星的 SmartSSD 有助于推动像高性能计算、人工智能和新兴应用等新一代数...

    发表于 2018-10-27 10:31 ? 242次阅读
    三星电子推出基于赛灵思FPGA技术的SmartS...

    赛灵思推出能提供FPGA设计工具和IP的ISE设...

    赛灵思公司推出ISE设计套件11.1版本(ISE Design Suite 11.1)。这一FPGA...

    发表于 2018-10-27 08:22 ? 373次阅读
    赛灵思推出能提供FPGA设计工具和IP的ISE设...

    以FPGA+DSP为基础的RCM远控器研究详解

    为了远程对现场进行设备管理和环境监控,并简化现场监控设备,有效地提高整个系统的稳定性和安全性。拟开...

    发表于 2018-10-26 17:21 ? 65次阅读
    以FPGA+DSP为基础的RCM远控器研究详解

    基于FPGA的ADS8341控制器设计

    由图1可以看出,ADS8341完成一次转换需要24个DCLK时钟,其中在前8个时钟的上升沿,DIN控...

    发表于 2018-10-26 14:50 ? 360次阅读
    基于FPGA的ADS8341控制器设计

    Versal能否让赛灵思开启涅槃之旅?

    先来看其硬件。赛灵思产品及技术营销高级技术总监Kirk Saban指出,异构计算平台必须要有多个不同...

    发表于 2018-10-26 14:34 ? 988次阅读
    Versal能否让赛灵思开启涅槃之旅?

    LUT如何构成逻辑函数

    LUT如何如何构成逻辑函数;2个LUT通过互连可以构成7bit输入,单bit输出的逻辑。实现方式为两...

    发表于 2018-10-26 14:31 ? 301次阅读
    LUT如何构成逻辑函数

    从四个方面区别arm与fpga

    ARM是应用,FPGA是芯片设计,前者是软件,后面是硬件,ARM就像单片机,但是它本身的资源是生产厂...

    发表于 2018-10-26 14:11 ? 146次阅读
    从四个方面区别arm与fpga

    高云半导体与清华大学计算机系开展国产FPGA交流...

    广东高云半导体科技股份有限公司(以下简称“高云半导体”)于10月25日与清华大学计算机系师生举行了国...

    发表于 2018-10-26 10:16 ? 1254次阅读
    高云半导体与清华大学计算机系开展国产FPGA交流...

    赛灵思2019财年Q2营收大涨19% 7纳米AC...

    10月24日,赛灵思最新出炉的2019财年第二季度的财报信息显示,该公司第二季度实现季度性收入最高纪...

    发表于 2018-10-25 17:22 ? 687次阅读
    赛灵思2019财年Q2营收大涨19% 7纳米AC...

    赛灵思推出能提供FPGA设计工具和IP的ISE设...

    赛灵思公司推出ISE设计套件11.1版本(ISE Design Suite 11.1)。这一FPG...

    发表于 2018-10-25 15:47 ? 117次阅读
    赛灵思推出能提供FPGA设计工具和IP的ISE设...

    Altera开发出了一套完整的SoC解决方案

    Altera的Arria II GX、Stratix IV GT、Stratix IV GX FP...

    发表于 2018-10-25 15:43 ? 107次阅读
    Altera开发出了一套完整的SoC解决方案

    Xilinx推出reVISION软件堆栈,叫板英...

    人工智能(AI)以往需要非常庞大的运算量才能实现,因此必须在云端数据中心由服务器执行。但随着AI走向...

    发表于 2018-10-24 17:30 ? 101次阅读
    Xilinx推出reVISION软件堆栈,叫板英...

    FPGA厂商的易主或战略的改变,势必会影响FPG...

    如果说“变”是历史的主调,那对于FPGA业者来说,变化显然来得太快了。 Intel(英特尔)以167...

    发表于 2018-10-24 17:23 ? 160次阅读
    FPGA厂商的易主或战略的改变,势必会影响FPG...

    赛灵思开发者大会:共同探讨行业趋势,分享设计经验...

    标量处理引擎。Versal有双ARM Cortex-A72应用处理器。嵌入式处理来自于ARM,拥有...

    发表于 2018-10-24 10:08 ? 736次阅读
    赛灵思开发者大会:共同探讨行业趋势,分享设计经验...

    FPGA是英特尔成长策略的关键,其动力来自成长引...

    处理器龙头大厂英特尔昨(19)日在美国开发者论坛(IDF)中,首度举行英特尔SoC FPGA科技论坛...

    发表于 2018-10-23 16:48 ? 84次阅读
    FPGA是英特尔成长策略的关键,其动力来自成长引...

    英特尔CPU+FPGA的AI芯片技术布局,或将替...

    近日,英特尔宣布与科大讯飞达成技术合作,共同优化在机器学习与深度学习领域的离线训练与在线预测,并在上...

    发表于 2018-10-23 16:38 ? 147次阅读
    英特尔CPU+FPGA的AI芯片技术布局,或将替...

    通过LPM_ROM??楹蚔HDL语言为核心设计多...

    以FPGA芯片为载体, 通过QuartusII 的LPM_ROM ??楹蚔HDL 语言为核心设计一个...

    发表于 2018-10-23 10:05 ? 935次阅读
    通过LPM_ROM??楹蚔HDL语言为核心设计多...

    为什么英特尔要将至强CPU与FPGA加以结合?

    就目前的技术指标而言,我们只能给出有限的猜测性结论。Altera公司很可能负责相关FPGA芯片的制造...

    发表于 2018-10-23 10:01 ? 391次阅读
    为什么英特尔要将至强CPU与FPGA加以结合?

    在Vivado中新建IO Planning工程来...

    在Vivado中新建IO Planning工程来初步引脚分配,这样会大大提高开发效率 在这里,你可...

    发表于 2018-10-22 17:12 ? 352次阅读
    在Vivado中新建IO Planning工程来...

    基于循环前缀的非数据辅助估计算法研究与FPGA实...

    提出了一种基于循环前缀的符号同步算法。此算法在最大似然估计的基础上加以改进,简化了符号同步中相关运算...

    发表于 2018-10-22 14:55 ? 318次阅读
    基于循环前缀的非数据辅助估计算法研究与FPGA实...

    浅析5G产业链国产化的机遇与挑战

    相较4G,5G无线网络架构将发生重大变化。从功能上看,5G通信收发系统仍将大致分为天线单元、射频单元...

    发表于 2018-10-22 11:54 ? 1264次阅读
    浅析5G产业链国产化的机遇与挑战

    FPGA内部可编程逻辑CLB资源分析

    现在的FPGA里面有很多存储资源,DSP(数字信号处理)资源,布线通道,I/O资源,当然最根本的还是...

    发表于 2018-10-22 11:00 ? 325次阅读
    FPGA内部可编程逻辑CLB资源分析

    从FPGA到ACAP,“万能芯片”如何华丽转身

    作为“摩尔定律”的倡导者,英特尔则在FPGA上依然在宣讲先进工艺的重要性,14nm的FPGA产品和1...

    发表于 2018-10-22 10:44 ? 584次阅读
    从FPGA到ACAP,“万能芯片”如何华丽转身

    美国新创公司NuPGA利用石墨做为FPGA组件内...

    一家新创IC公司NuPGA声称,碳内存架构(Carbon-based memory archite...

    发表于 2018-10-21 10:58 ? 109次阅读
    美国新创公司NuPGA利用石墨做为FPGA组件内...

    基于FPGA器件的内块存储器资源功能验证方法设计...

    可编程逻辑阵列(FPGA)由于其具有可编程、上市时间短、灵活性及高吞吐量等特性广泛应用于数字信号处...

    发表于 2018-10-21 10:32 ? 139次阅读
    基于FPGA器件的内块存储器资源功能验证方法设计...

    FPGA如何让视频编码与AI非常简单的结合

    Aupera是一家专注于视频数据应用的新一代系统解决方案的创业公司,Aupera资深AI工程师Nar...

    发表于 2018-10-20 10:30 ? 485次阅读
    FPGA如何让视频编码与AI非常简单的结合

    CRC的计算过程 汉明距离如何计算呢

    第六章的内容在《移动通信》课程中也有涉及,穿插着学习能够加深记忆。我花了好长时间的讲解CRC的寄存器...

    发表于 2018-10-20 09:41 ? 341次阅读
    CRC的计算过程 汉明距离如何计算呢

    NanoBoard 3000系列FPGA开发板助...

    FPGA正在成为电子产品设计的主流选择。但对于完全没有FPGA专业背景的设计工程师而言,在数天之内完...

    发表于 2018-10-20 09:14 ? 65次阅读
    NanoBoard 3000系列FPGA开发板助...

    CNN高效升级,有一定的可编程性

    2018年7月18日,自适应和智能计算公司赛灵思(Xilinx, Inc.)宣布完成对专注于神经网络...

    发表于 2018-10-20 09:13 ? 471次阅读
    CNN高效升级,有一定的可编程性

    英特尔将至强CPU与FPGA加以结合,推出新一代...

    就在昨天,英特尔公司悄然发布了一项面向其芯片产品线的大规模升级方案:芯片巨头将在近期推出一款将CPU...

    发表于 2018-10-19 16:39 ? 283次阅读
    英特尔将至强CPU与FPGA加以结合,推出新一代...

    从FPGA到ACAP,赛灵思实现了跳跃性的发展

    让时光倒退回到2015年,这一年2月份,FPGA龙头企业赛灵思(Xilinx)发布了业界首款16nm...

    发表于 2018-10-19 16:31 ? 551次阅读
    从FPGA到ACAP,赛灵思实现了跳跃性的发展

    FPGA内部可编程逻辑资源的结构,CLB资源介绍

    第二种Slice叫SLICEM,电路结构如下。除了LUTS与SLICEL的LUTS不同之外,其余结构...

    发表于 2018-10-18 17:04 ? 408次阅读
    FPGA内部可编程逻辑资源的结构,CLB资源介绍

    Intel收购FPGA公司是为了微软?

    去年Intel宣布斥资167亿美元收购了全球第一大FPGA公司Altera,而且这家公司还是Inte...

    发表于 2018-10-18 16:50 ? 480次阅读
    Intel收购FPGA公司是为了微软?

    基于FPGA+DSP的高速中频采样信号处理平台

    高速中频采样信号处理平台在实际应用中有很大的前景,提出采用FPGA+DSP的处理结构,结合高性能A/...

    发表于 2018-10-18 16:36 ? 445次阅读
    基于FPGA+DSP的高速中频采样信号处理平台

    赛灵思CEO:FPGA迎来春天,汽车芯片市场需审...

    现在虽然伴随着自动驾驶的发展,有了更多的机会,但行业内仍有传统的汽车芯片巨头,尊重基本的市场规律是应...

    发表于 2018-10-18 15:17 ? 632次阅读
    赛灵思CEO:FPGA迎来春天,汽车芯片市场需审...

    TMS320VC5506 TMS320VC550...

    TMS320VC5506定点数字信号处理器(DSP)基于TMS320C55x DSP生成CPU处理器内核。 C55x™DSP架构通过增加并行性和全面关注降低功耗来实现高性能和低功耗。 CPU支持内部总线结构,该结构由一个程序总线,三个数据读总线,两个数据写总线以及专用于外设和DMA活动的附加总线组成。这些总线能够在一个周期内执行最多三次数据读取和两次数据写入。并行地,DMA控制器每个周期最多可以执行两次数据传输,与CPU活动无关。 C55x CPU提供两个乘法累加(MAC)单元,每个单元能够支持17位x 17-单个循环中的位乘法。额外的16位ALU支持中央40位算术/逻辑单元(ALU)。 ALU的使用受指令集控制,提供优化并行活动和功耗的能力。这些资源在C55x CPU的地址单元(AU)和数据单元(DU)中进行管理。 C55x DSP代支持可变字节宽度指令集,以提高代码密度。指令单元(IU)从内部或外部存储器执行32位程序提取,并为程序单元(PU)排队指令。程序单元解码指令,将任务指向AU和DU资源,并管理完全受?;さ墓艿?。预测分支功能可避免执行条件指令时的管道冲洗。 5506上的128...

    发表于 2018-10-17 14:24 ? 0次阅读
    TMS320VC5506 TMS320VC550...

    TMS320C6747 定点/浮点数字信号处理器

    TMS320C6745 /6747器件是一款基于TMS320C674x DSP内核的低功耗数字信号处理器。它的功耗显着低于TMS320C6000 DSP平台的其他成员。 TMS320C6745 /6747器件使原始设备制造商(OEM)和原始设计制造商(ODM)能够快速推出市场上的设备。高处理性能。 TMS320C6745 /6747 DSP内核采用基于缓存的两级架构。 1级程序高速缓存(L1P)是32 KB直接映射高速缓存,1级数据高速缓存(L1D)是32 KB双向组关联高速缓存。 2级程序高速缓存(L2P)由256 KB内存空间组成,在程序和数据空间之间共享。 L2内存可以配置为映射内存,缓存或两者的组合。虽然系统中的其他主机可以访问DSP L2,但是其他主机可以使用额外的128KB RAM共享内存(仅限TMS320C6747),而不会影响DSP性能。 外设集包括:带管理数据输入/输出(MDIO)??榈?0/100 Mbps以太网MAC(EMAC);两个I 2 C总线接口; 3个多通道音频串行端口(McASP),带有16/9串行器和FIFO缓冲器;两个64位通用定时器,每个都可配置(一个可配置为看门狗);可配置的16位主机端口接口(HPI)[仅限TMS3...

    发表于 2018-10-17 14:20 ? 6次阅读
    TMS320C6747 定点/浮点数字信号处理器

    TMS320C6746 TMS320C6746 ...

    TMS320C6746定点和浮点DSP是一款低功耗应用处理器,该处理器基于C674x DSP内核。该DSP与其他TMS320C6000™平台DSP相比,功耗要小很多。 凭借这款器件,原始设备制造商(OEM)和原始设计制造商(ODM)能够充分利用全集成混合处理器解决方案的灵活性,迅速将兼用稳健操作系统,丰富用户接口和高处理器性能的器件推向市场。 该器件的DSP内核采用基于2级缓存的架构。第1级程序缓存(L1P)是一个 32KB的直接映射缓存,第1级数据缓存(L1D)是一个32KB的2路组相连缓存。第2级程序缓存(L2P)包含256KB的存储空间,由程序空间和数据空间共享.L2存储器可配置为映射存储器,缓存或二者的组合。系统内的其他主机可以访问DSP L2。 外设集包括:1个具有管理数据输入/输出??椋∕DIO)的10Mbps /100Mbps以太网介质访问控制器(EMAC); 1个USB2.0 OTG接口; 2个I 2 C总线接口; 1个具有16个串行器和FIFO缓冲器的多通道音频串行端口(McASP) ); 2个具有FIFO缓冲器的多通道缓冲串行端口(McBSP); 2个可配置的64位通用定时器(其中一个可配置...

    发表于 2018-10-15 17:06 ? 12次阅读
    TMS320C6746 TMS320C6746 ...

    OMAP-L138 OMAP-L138 Data...

    OMAP-L138 C6000 DSP+ARM 处理器 是一款低功耗 应用 处理器,该处理器基于 ARM926EJ-S 和 C674x DSP 内核。该处理器 与其他 TMS320C6000™ 平台 DSP 相比,功耗要小很多。 凭借这款器件,原始设备制造商 (OEM) 和原始设计制造商 (ODM) 能够充分利用全集成混合处理器解决方案的灵活性,迅速将兼具稳健操作系统、丰富用户接口和高处理器性能的器件推向市场。 此器件采用双内核架构(包括一个高性能的 TMS320C674x DSP 内核和一个 ARM926EJ-S 内核),实现了 DSP 与精简指令集计算机 (RISC) 技术二者优势的完美融合。 ARM926EJ-S 是一款 32 位 RISC 处理器内核,可执行 32 位或 16 位指令和处理 32 位、16 位或 8 位数据。该内核采用流水线结构,因此处理器和存储器系统的所有部件能够连续运行。 ARM9 内核配有协处理器 15 (CP15)、?;つ?橐约熬哂幸潮砘撼迩氖莺统绦虼娲⑵鞴芾淼ピ?(MMU)。ARM9 内核配有独立的 16KB 指令缓存和 16KB 数据缓存。这两个缓存均与虚拟索引虚拟标签 (VIVT) 4 路相连。ARM9 内核还配...

    发表于 2018-10-15 17:04 ? 15次阅读
    OMAP-L138 OMAP-L138 Data...

    TMS320C6748 TMS320C6748 ...

    TMS320C6748 定点和浮点 DSP 是一款低功耗 应用 处理器,该处理器基于 C674x DSP 内核。该DSP 与其他 TMS320C6000™ 平台 DSP 相比,功耗要小很多。 凭借这款器件,原始设备制造商 (OEM) 和原始设计制造商 (ODM) 能够充分利用全集成混合处理器解决方案的灵活性,迅速将兼具稳健操作系统、丰富用户接口和高处理器性能的器件推向市场。 该器件的 DSP 内核采用基于 2 级缓存的架构。第 1 级程序缓存 (L1P) 是一个 32KB 的直接映射缓存,第 1 级数据缓存 (L1D) 是一个 32KB 的 2 路组相连缓存。第 2 级程序缓存 (L2P) 包含 256KB 的存储空间,由程序空间和数据空间共享。L2 存储器可配置为映射存储器、缓存或二者的组合。尽管系统内的其他主机可访问 DSP L2,但还是额外提供了一个 128KB 的 RAM 共享存储器给其他主机使用,从而避免对 DSP 性能产生影响。 对于支持安全功能的器件,TI 的基本安全启动可为用户?;ぷ灾髦恫ú⒎乐雇獠渴堤逍薷挠没Э⒌乃惴?。该安全启动流程从一个基于硬件的“信任根”开始,确保代码从一个已知安全的位置开始...

    发表于 2018-10-15 16:19 ? 6次阅读
    TMS320C6748 TMS320C6748 ...

    TMS320C6720 TMS320C6727B...

    The TMS320C672x is the next generation of Texas Instruments' C67x generation of high-performance 32-/64-bit floating-point digital signal processors. The TMS320C672x includes the TMS320C6727B, TMS320C6726B, TMS320C6722B, and TMS320C6720 devices.(1) Enhanced C67x+ CPU. The C67x+ CPU is an enhanced version of the C67x CPU used on the C671x DSPs. It is compatible with the C67x CPU but offers significant improvements in speed, code density, and floating-point performance per clock cycle. At 350 MHz, the CPU is capable of a maximum performance of 2800 MIPS/2100 MFLOPS by executing up to eight instructions (six of which are floating-point instructions) in parallel each cycle. The CPU natively supports 32-bit fixed-point, 32-bit single-precision floating-point, and 64-bit double-precision floating-point arithmetic. Efficient Memory System. The memory controller maps the la...

    发表于 2018-10-15 16:17 ? 10次阅读
    TMS320C6720 TMS320C6727B...

    TMS320C6727B TMS320C6727...

    The TMS320C672x is the next generation of Texas Instruments' C67x generation of high-performance 32-/64-bit floating-point digital signal processors. The TMS320C672x includes the TMS320C6727B, TMS320C6726B, TMS320C6722B, and TMS320C6720 devices.(1) Enhanced C67x+ CPU. The C67x+ CPU is an enhanced version of the C67x CPU used on the C671x DSPs. It is compatible with the C67x CPU but offers significant improvements in speed, code density, and floating-point performance per clock cycle. At 350 MHz, the CPU is capable of a maximum performance of 2800 MIPS/2100 MFLOPS by executing up to eight instructions (six of which are floating-point instructions) in parallel each cycle. The CPU natively supports 32-bit fixed-point, 32-bit single-precision floating-point, and 64-bit double-precision floating-point arithmetic. Efficient Memory System. The memory controller maps the la...

    发表于 2018-10-15 11:08 ? 2次阅读
    TMS320C6727B TMS320C6727...

    SM320C6415-EP 增强型产品定点数字信...

    TMS320C64x ?? DSP(包括SM320C6414-EP,SM320C6415-EP和SM320C6416-EP器件)是TMS320C6000中性能最高的定点DSP产品。 DSP平台。 SM320C64x ?? (C64x ??)设备是基于第二代高性能,先进的VelociTI ??德州仪器(TI)开发的超长指令字(VLIW)架构(VelociTI.2 ??),使这些DSP成为多通道和多功能应用的绝佳选择。 C64x ??是C6000的代码兼容成员?? DSP平台。 C64x器件在500 MHz时钟频率下具有高达4000万条指令/秒(MIPS)的性能,可为高性能DSP编程挑战提供经济高效的解决方案。 C64x DSP具有高速控制器的操作灵活性和阵列处理器的数字功能。 C64x DSP内核处理器有64个32位字长的通用寄存器和8个高度独立的功能单元?? 2个乘法器用于32位结果和6个算术逻辑单元(ALU)??使用VelociTI.2扩展。八个功能单元中的VelociTI.2扩展包括新指令,以加速关键应用程序的性能并扩展VelociTI架构的并行性。 C64x每周期可产生4个32位乘法累加(MAC),总计每秒2400万MAC(MMACS),或每周期8个8位MAC,总计4800 MMACS。 C64x DSP还具有特定于应...

    发表于 2018-10-15 11:06 ? 0次阅读
    SM320C6415-EP 增强型产品定点数字信...

    SMJ320C6701-SP 抗辐射V类浮点数字...

    SMJ320C67x DSP是SMJ320C6000平台中的浮点DSP系列。 SMJ320C6701('C6701)器件基于德州仪器(TI)开发的高性能,先进的VelociTI超长指令字(VLIW)架构,使该DSP成为多通道和多功能应用的绝佳选择。凭借在140 MHz时钟频率下高达1千兆位每秒浮点运算(GFLOPS)的性能,'C6701为高性能DSP编程挑战提供了经济高效的解决方案。 'C6701 DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个功能单元提供四个浮点/定点ALU,两个定点ALU和两个浮点/定点乘法器。 'C6701每周期可以产生两个乘法累加(MAC),总计每秒3.34亿MAC(MMACS)。 'C6701 DSP还具有专用硬件逻辑,片上存储器和额外的片上外设。 'C6701包含大量片上存储器,具有强大而多样的设置外围设备。程序存储器由64K字节块组成,用户可配置为高速缓存或存储器映射程序空间。数据存储器由两个32K字节的RAM块组成。外设集包括两个多通道缓冲串行端口(McBSP),两个通用定时器,一个主机端口接口(HPI)和...

    发表于 2018-10-09 15:12 ? 9次阅读
    SMJ320C6701-SP 抗辐射V类浮点数字...

    TMS320VC5409A定点c

    TMS320VC5409A定点数字信号处理器(DSP)(以下简称5409A除非另有说明)基于先进的改进型哈佛架构,有一个程序存储器总线和三个数据存储器总线。该处理器提供具有高度并行性的算术逻辑单元(ALU),专用硬件逻辑,片上存储器和其他片上外设。该DSP的操作灵活性和速度的基础是高度专业化的指令集。 独立的程序和数据空间允许同时访问程序指令和数据,提供高度的并行性??梢栽诘ジ鲋芷谥兄葱辛礁龆敛僮骱鸵桓鲂床僮?。具有并行存储和特定于应用程序的指令的指令可以充分利用该架构。此外,数据可以在数据和程序空间之间传输。这种并行性支持一组强大的算术,逻辑和位操作操作,这些操作都可以在一个机器周期中执行。 5409A还包括管理中断的控制机制, 特性 具有三个独立的16位数据存储器总线和一个程序存储器总线的高级多总线架构 40位算术逻辑单元(ALU)包括一个40位桶形移位器和两个独立的40位累加器 17- \ xD7 17位并行乘法器耦合到一个40位专用加法器,用于非流水线单周期乘法/累积(MAC)操作 比较,选择和存储单位(CSSU)以进行...

    发表于 2018-10-09 11:40 ? 0次阅读
    TMS320VC5409A定点c

    SM320VC5510A-EP 增强型产品定点数...

    The 320VC5510 (5510) fixed-point digital signal processor (DSP) is based on the TMS320C55x DSP generation CPU processor core. The C55x? DSP architecture achieves high performance and low power through increased parallelism and total focus on reduction in power dissipation. The CPU supports an internal bus structure composed of one program bus, three data-read buses, two-data write buses, and additional buses dedicated to peripheral and DMA activity. These buses provide the ability to perform up to three data reads and two data writes in a single cycle. In parallel, the DMA controller can perform up to two data transfers per cycle independent of the CPU activity. The C55x CPU provides two multiply-accumulate (MAC) units, each capable of 17-bit x 17-bit multiplication in a single cycle. A central 40-bit arithmetic/logic unit (ALU) is supported by an additional 16-bit ALU. Use of the ALUs is under instruc...

    发表于 2018-10-09 11:37 ? 0次阅读
    SM320VC5510A-EP 增强型产品定点数...

    SM320C6712D-EP 增强型产品浮点 D...

    320C67x ?? DSP(包括SM320C6712-EP,SM320C6712C-EP,SM320C6712D-EP器件)是浮动的成员TMS320C6000中的点DSP系列?? DSP平台。 C6712,C6712C和C6712D器件基于德州仪器(TI)开发的高性能,先进的超长指令字(VLIW)架构,使这些DSP成为多通道和多功能应用的绝佳选择。 p> C6712C /C6712D器件在时钟频率为167 MHz时性能高达10亿次浮点运算(MFLOPS),是C6000中成本最低的DSP? DSP平台。 C6712C /C6712D DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个功能单元提供四个浮点/定点ALU,两个定点ALU和两个浮点/定点乘法器。 C6712C /C6712D每个周期可以产生两个MAC,总计300 MMACS。 C6712在时钟频率为100 MHz时性能高达6亿次每秒浮点运算(MFLOPS)。该器件还为高性能DSP编程挑战提供了经济高效的解决方案。 C6712 DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个...

    发表于 2018-10-09 10:35 ? 16次阅读
    SM320C6712D-EP 增强型产品浮点 D...

    SM320C6711D-EP 增强型产品浮点 D...

    320C67x ?? DSP(包括SM320C6711-EP,SM320C6711B-EP,SM320C6711C-EP,SM320C6711D-EP器件)撰写TMS320C6000中的浮点DSP系列?? DSP平台。 C6711,C6711B,C6711C和C6711D器件基于德州仪器(TI)开发的高性能,先进的超长指令字(VLIW)架构,使这些DSP成为多通道和多功能应用的绝佳选择。 C6711 /C6711B器件的时钟频率为150 MHz,性能高达每秒9亿次浮点运算(MFLOPS),可为高性能DSP编程挑战提供经济高效的解决方案。 C6711 /C6711B DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个功能单元提供四个浮点/定点ALU,两个定点ALU和两个浮点/定点乘法器。 C6711 /C6711B每个周期可以产生两个MAC,总计300 MMACS。 在200 MHz或1350 MFLOPS的时钟频率下,每秒浮点运算高达12亿次(MFLOPS) C6711C /C6711D器件的时钟频率为250 MHz(适用于6711D),还为高性能DSP编程挑战提供了经济高效的解决方案。 C6711C /C6711D DSP还具有高速...

    发表于 2018-10-09 10:33 ? 0次阅读
    SM320C6711D-EP 增强型产品浮点 D...

    AM5706 Sitara 处理器:成本经优化的...

    AM570x Sitara ARM应用处理器旨在满足现代嵌入式产品对于处理性能的强烈需求。 AM570x器件通过其极具有活性的全集成混合处理器解决方案,可实现较高的处理性能。此外,这些器件还将可编程的视频处理功能与高度集成的外设集完美融合。 可编程性通过单核ARM Cortex-A15 RISC CPU并借助Neon™扩展和TI C66x VLIW浮点DSP内核实现。借助ARM处理器,开发人员能够将控制函数与在DSP和协处理器上编程的其他算法分离其中,TI为ARM和C66x DSP提供了一系列完整的开发工具,其中包括C语言编译器AM570x Sitara ARM应用处理器专为满足现代嵌入式产品的强烈处理需求而打造。 AM570x器件通过集成的混合处理器解决方案的最大灵活性,带来高处理性能。这些器件还将可编程视频处理与高度集成的外设集相结合。 可编程性由具有Neon™扩展和TI C66x VLIW浮点DSP内核的单核ARM Cortex-A15 RISC CPU提供。 ARM处理器使开发人员能够将控制功能与DSP和协处理器上编程的视觉算法分开,从而降低系统软件的复杂性。 此外,TI还为A...

    发表于 2018-10-08 15:30 ? 11次阅读
    AM5706 Sitara 处理器:成本经优化的...

    SMJ320C6701 军用浮点数字信号处理器

    SMJ320C67x DSP是SMJ320C6000平台中的浮点DSP系列。 SMJ320C6701(?? C6701)器件基于德州仪器(TI)开发的高性能,先进的VelociTI超长指令字(VLIW)架构,使该DSP成为多通道和多功能应用的绝佳选择。 。凭借167 MHz时钟频率,每秒高达1千兆位浮点运算(GFLOPS)的性能,?? C6701为高性能DSP编程挑战提供了经济高效的解决方案。 ?? C6701 DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个功能单元提供四个浮点/定点ALU,两个定点ALU和两个浮点/定点乘法器。 ?? C6701每周期可以产生两个乘法累加(MAC),总共每秒3.34亿MAC(MMACS)。 ?? C6701 DSP还具有专用硬件逻辑,片上存储器和额外的片上外设。 ?? C6701包含大量片上存储器,具有强大的功能。各种外围设备。程序存储器由64K字节块组成,用户可配置为高速缓存或存储器映射程序空间。数据存储器由两个32K字节的RAM块组成。外设集包括两个多通道缓冲串行端口(McBSP),两个通用定时器,一个主机端口接口(HPI)和一个无缝外部...

    发表于 2018-09-29 11:49 ? 8次阅读
    SMJ320C6701 军用浮点数字信号处理器

    AM5K2E02 多核 ARM+DSP

    AM5K2E0x是一款基于TI的KeyStone II多核SoC架构的高性能器件,该器件集成了性能最优的Cortex-A15处理器双核或四核CorePac可以高达1.4GHz的内核速度运行.TI的AM5K2E0x器件实现了一套易于使用的高性能,低功耗平台,可供企业级网络终端设备,数据中心网络,航空电子设备和国防,医疗成像,测试和自动化等诸多应用领域的开发人员使用。 TI的KeyStone II架构提供了一套集成有ARM CorePac,(Cortex-A15处理器四核CorePac),网络处理等各类子系统的可编程平台,并且采用了基于队列的通信系统,使得器件资源能够高效且无缝地运作。这种独特的器件架构中还包含一个TeraNet交换机,该交换机可能从可编程内核到高速IO的各类系统元素广泛融合,确保它们以最高效率持续运作。 AM5K2E0x KeyStone II器件集成了大量的片上存储ARMD CorePac中多达4个Cortex A15内核共享4MB L2缓存。该器件还集成了2MB的多核共享存储器(每个MSMC),可用作共享的L3 SRAM。所有L2和MSMC存储器均包含错误检测与错误校正功能。该器件包含一个以1600MTPS传输速率运行的64位DDR-3...

    发表于 2018-09-29 11:42 ? 0次阅读
    AM5K2E02 多核 ARM+DSP

    SMJ320C6201B 定点数字信号处理器,军...

    320C6201B DSP是320C6000平台中定点DSP系列的成员。 SM /SMJ320C6201B(C6201B)器件基于德州仪器(TI)开发的高性能,先进的VelociTI超长指令字(VLIW)架构,使该DSP成为多通道和多功能应用的绝佳选择。 。 C6201B的时钟频率为200 MHz,性能高达1.6亿次/秒(MIPS),为高性能DSP编程挑战提供了经济高效的解决方案。 C6201B是C6201的较新版本。 C6201B DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个功能单元提供六个算术逻辑单元(ALU)以实现高度并行性,两个16位乘法器提供32位结果。 C6201B每个周期可以产生两个乘法累加(MAC) - 总计每秒4亿MAC(MMACS)。 C6201B DSP还具有专用硬件逻辑,片上存储器和其他片上外设。 C6201B包含大量片上存储器,并具有功能强大且多样化的外设集。程序存储器由64K字节块组成,用户可配置为高速缓存或存储器映射程序空间。 C6201B的数据存储器由两个32K字节的RAM块组成,以提高并发性。外设集包括两个多通道缓冲串行端口(McBSP),两个...

    发表于 2018-09-29 11:40 ? 0次阅读
    SMJ320C6201B 定点数字信号处理器,军...

    AM5708 Sitara 处理器:成本经优化的...

    AM570x Sitara ARM应用处理器旨在满足现代嵌入式产品对于处理性能的强烈需求。 AM570x器件通过其极具有活性的全集成混合处理器解决方案,可实现较高的处理性能。此外,这些器件还将可编程的视频处理功能与高度集成的外设集完美融合。 可编程性通过单核ARM Cortex-A15 RISC CPU并借助Neon™扩展和TI C66x VLIW浮点DSP内核实现。借助ARM处理器,开发人员能够将控制函数与在DSP和协处理器上编程的其他算法分离其中,TI为ARM和C66x DSP提供了一系列完整的开发工具,其中包括C语言编译器AM570x Sitara ARM应用处理器专为满足现代嵌入式产品的强烈处理需求而打造。 AM570x器件通过集成的混合处理器解决方案的最大灵活性,带来高处理性能。这些器件还将可编程视频处理与高度集成的外设集相结合。 可编程性由具有Neon™扩展和TI C66x VLIW浮点DSP内核的单核ARM Cortex-A15 RISC CPU提供。 ARM处理器使开发人员能够将控制功能与DSP和协处理器上编程的视觉算法分开,从而降低系统软件的复杂性。 此外,TI还为A...

    发表于 2018-09-29 11:35 ? 36次阅读
    AM5708 Sitara 处理器:成本经优化的...

    SMJ320VC33 数字信号处理器

    SMx320VC33 DSP是一款采用0.18μm四电平CMOS(TImeline)技术制造的32位浮点处理器。 SMx320VC33是德州仪器(TI)SM320C3x™系列DSP的一部分。 SM320C3x内部总线和特殊数字信号处理指令集具有高达150 MFLOPS的速度和灵活性。 SMx320VC33通过在其他处理器通过软件或微代码实现的硬件中实现功能来优化速度。这种硬件密集型方法提供了以前在单个芯片上不可用的性能。 SMx320VC33可以在一个周期内对整数或浮点数据执行并行乘法和ALU运算。每个处理器还拥有通用寄存器文件,程序高速缓存,专用ARAU,内部双访问存储器,支持并发I /O的一个DMA通道以及较短的机器周期时间。这些特征导致高性能和易用性。大地址空间,多处理器接口,内部和外部生成的等待状态,一个外部接口端口,两个定时器,一个串行端口和多中断结构大大增强了通用应用程序。 SM320C3x支持从主处理器到专用协处理器的各种系统应用程序。通过基于寄存器的架构,大地址空间,强大的寻址模式,灵活的指令集以及良好支持的浮点运算,可轻松实现高级语言支持。 SM /SMJ320VC33是一...

    发表于 2018-09-29 11:26 ? 24次阅读
    SMJ320VC33 数字信号处理器

    SMJ320VC5416 SMJ320VC541...

    SMJ320VC5416定点数字信号处理器(DSP)(以下简称5416除非另有说明)基于先进的改进型哈佛架构,有一个程序存储器总线和三个数据存储器总线。该处理器提供具有高度并行性的算术逻辑单元(ALU),专用硬件逻辑,片上存储器和其他片上外设。该DSP的操作灵活性和速度的基础是高度专业化的指令集。 独立的程序和数据空间允许同时访问程序指令和数据,提供高度的并行性??梢栽诘ジ鲋芷谥兄葱辛礁龆敛僮骱鸵桓鲂床僮?。具有并行存储和特定于应用程序的指令的指令可以充分利用该架构。此外,数据可以在数据和程序空间之间传输。这种并行性支持一组强大的算术,逻辑和位操作操作,这些操作都可以在一个机器周期中执行。 5416还包括管理中断,重复操作和函数调用的控制机制。 特性 处理至MIL-PRF-38535(QML) 具有三个独立的16位数据存储器总线的高级多总线架构和一个程序存储器总线 40位算术逻辑单元(ALU),包括一个40位桶形移位器和两个独立的40位累加器 17 x 17位并行乘法器耦合用于非流水线单周期乘法/累加(MAC)操作的40位专用加法器...

    发表于 2018-09-29 11:05 ? 2次阅读
    SMJ320VC5416 SMJ320VC541...

    AM5726 Sitara 处理器: 双核 AR...

    AM572x Sitara ARM应用处理器旨在满足现代嵌入式产品对于处理性能的强烈需求。 AM572x器件通过其极具有活性的全集成混合处理器解决方案,可实现较高的处理性能。此外,这些器件不但具有可编程视频处理功能,还融合了高度集成的外设集。每个AM572x器件都具有加密加速功能。 双核ARM Cortex-A15 RISC CPU配有Neon™扩展和两个TI C66x VLIW浮点DSP内核,可提供编程功能。借助ARM,开发人员能够控制函数与在DSP和协处理器上编程的其他算法分离开来,从而降低系统软件的复杂性。 此外,TI提供有一套针对ARM和C66x DSP的完整开发工具集,其中包括C语言编译器,用于简化编程和调度过程的DSP汇编优化器以及一个用于查看源代码执行的调试接口。 特性 若要了解器件修订版本1.1的相关信息,请参见SPRS915 ARM®Cortex®-A15双核微处理器子系统 多达2个C66x™浮点VLIW DSP 对象代码与C67x™和C64x +™完全兼容 每周期最多3...

    发表于 2018-09-29 11:00 ? 16次阅读
    AM5726 Sitara 处理器: 双核 AR...

    AM5716 Sitara 处理器: ARM C...

    AM571x Sitara ARM应用处理器旨在满足现代嵌入式产品对于处理性能的强烈需求。 AM571x器件是一套极具灵活性的全集成混合处理器解决方案,可在各类应用发挥较高的处理性能。此外,这些器件还将可编程的视频处理功能与高度集成的外设组完美融合。 可编程性是通过具有Neon™扩展组件的单核ARM Cortex-A15 RISC CPU和TI C66x VLIW浮点DSP内核实现的。借助ARM处理器,开发人员能够将控制函数与在DSP和协处理器上编程的视觉算法分离开来,从而降低系统软件的复杂性。 此外,TI为ARM和C66x DSP提供了一系列完整的开发工具,其中包括C编译器,用于简化编程和调度的DSP汇编优化器,可查看源代码执行情况的调试界面等。 AM571x Sitara ARM处理器系列符合AEC-Q100标准。 特性 ARM®Cortex®-A15微处理器子系统 C66x浮点超长指令字(VLIW)数字信号处理器(DSP) 目标代码与C67x和C64x +完全兼容 每周期最多32次16 x 16位定点乘法 ...

    发表于 2018-09-29 10:47 ? 17次阅读
    AM5716 Sitara 处理器: ARM C...

    AM5748 Sitara 处理器:双核 Arm...

    AM574x Sitara Arm应用处理器旨在满足现代嵌入式产品的强烈处理需求。 AM574x器件通过以下方式实现高处理性能完全集成的混合处理器解决方案的最大灵活性。这些器件还将可编程视频处理与高度集成的外设集合在一起。每个AM574x器件都提供加密加速。 可编程性由具有Neon™扩展的双核Arm Cortex-A15 RISC CPU和两个TI C66x VLIW浮点DSP内核提供。 Arm允许开发人员将控制功能与DSP和协处理器上编程的其他算法分开,从而降低系统软件的复杂性。 此外,TI还为Arm和C66x提供了一整套开发工具。 DSP,包括C编译器,用于简化编程和调度的DSP汇编优化器,以及用于查看源代码执行情况的调试接口。 所有设备都提供加密加速。高安全性(HS)设备上提供了所有其他受支持的安全功能,包括对安全启动,调试安全性和对可信执行环境的支持的支持。有关HS器件的更多信息,请联系您的TI代表。 AM574x Sitara Arm应用处理器旨在满足现代嵌入式产品的强烈处理需求。 AM574x器件通过提供高处理性能完全集成的混合处理器解决方案的最大灵活性这些器件还...

    发表于 2018-09-25 16:17 ? 0次阅读
    AM5748 Sitara 处理器:双核 Arm...

    AM5746 Sitara 处理器:双核 Arm...

    AM574x Sitara Arm应用处理器旨在满足现代嵌入式产品的强烈处理需求。 AM574x器件通过以下方式实现高处理性能完全集成的混合处理器解决方案的最大灵活性。这些器件还将可编程视频处理与高度集成的外设集合在一起。每个AM574x器件都提供加密加速。 可编程性由具有Neon™扩展的双核Arm Cortex-A15 RISC CPU和两个TI C66x VLIW浮点DSP内核提供。 Arm允许开发人员将控制功能与DSP和协处理器上编程的其他算法分开,从而降低系统软件的复杂性。 此外,TI还为Arm和C66x提供了一整套开发工具。 DSP,包括C编译器,用于简化编程和调度的DSP汇编优化器,以及用于查看源代码执行情况的调试接口。 所有设备都提供加密加速。高安全性(HS)设备上提供了所有其他受支持的安全功能,包括对安全启动,调试安全性和对可信执行环境的支持的支持。有关HS器件的更多信息,请联系您的TI代表。 AM574x Sitara Arm应用处理器旨在满足现代嵌入式产品的强烈处理需求。 AM574x器件通过提供高处理性能完全集成的混合处理器解决方案的最大灵活性这些器件还...

    发表于 2018-09-25 16:12 ? 2次阅读
    AM5746 Sitara 处理器:双核 Arm...

    TMS320C6726B TMS320C6727...

    The TMS320C672x is the next generation of Texas Instruments' C67x generation of high-performance 32-/64-bit floating-point digital signal processors. The TMS320C672x includes the TMS320C6727B, TMS320C6726B, TMS320C6722B, and TMS320C6720 devices.(1) Enhanced C67x+ CPU. The C67x+ CPU is an enhanced version of the C67x CPU used on the C671x DSPs. It is compatible with the C67x CPU but offers significant improvements in speed, code density, and floating-point performance per clock cycle. At 350 MHz, the CPU is capable of a maximum performance of 2800 MIPS/2100 MFLOPS by executing up to eight instructions (six of which are floating-point instructions) in parallel each cycle. The CPU natively supports 32-bit fixed-point, 32-bit single-precision floating-point, and 64-bit double-precision floating-point arithmetic. Efficient Memory System. The memory controller maps the la...

    发表于 2018-09-25 16:04 ? 0次阅读
    TMS320C6726B TMS320C6727...

    AM5K2E04 多核 ARM+DSP

    AM5K2E0x是一款基于TI的KeyStone II多核SoC架构的高性能器件,该器件集成了性能最优的Cortex-A15处理器双核或四核CorePac可以高达1.4GHz的内核速度运行.TI的AM5K2E0x器件实现了一套易于使用的高性能,低功耗平台,可供企业级网络终端设备,数据中心网络,航空电子设备和国防,医疗成像,测试和自动化等诸多应用领域的开发人员使用。 TI的KeyStone II架构提供了一套集成有ARM CorePac,(Cortex-A15处理器四核CorePac),网络处理等各类子系统的可编程平台,并且采用了基于队列的通信系统,使得器件资源能够高效且无缝地运作。这种独特的器件架构中还包含一个TeraNet交换机,该交换机可能从可编程内核到高速IO的各类系统元素广泛融合,确保它们以最高效率持续运作。 AM5K2E0x KeyStone II器件集成了大量的片上存储ARMD CorePac中多达4个Cortex A15内核共享4MB L2缓存。该器件还集成了2MB的多核共享存储器(每个MSMC),可用作共享的L3 SRAM。所有L2和MSMC存储器均包含错误检测与错误校正功能。该器件包含一个以1600MTPS传输速率运行的64位DDR-3...

    发表于 2018-09-25 14:42 ? 8次阅读
    AM5K2E04 多核 ARM+DSP

    TMP411 ±1°C Programmable...

    TMP411设备是一个带有内置本地温度传感器的远程温度传感器监视器。远程温度传感器,二极管连接的晶体管通常是低成本,NPN或PNP型晶体管或二极管,是微控制器,微处理器或FPGA的组成部分。 远程精度为±1 °C适用于多个设备制造商,无需校准。双线串行接口接受SMBus写字节,读字节,发送字节和接收字节命令,以设置报警阈值和读取温度数据。 TMP411器件中包含的功能包括:串联电阻取消,可编程非理想因子,可编程分辨率,可编程阈值限制,用户定义的偏移寄存器,用于最大精度,最小和最大温度监视器,宽远程温度测量范围(高达150°C),二极管故障检测和温度警报功能。 TMP411器件采用VSSOP-8和SOIC-8封装。 特性 ±1°C远程二极管传感器 ±1°C本地温度传感器 可编程非理想因素 串联电阻取消 警报功能 系统校准的偏移寄存器 与ADT7461和ADM1032兼容的引脚和寄存器 可编程分辨率:9至12位 可编程阈值限...

    发表于 2018-09-19 16:35 ? 8次阅读
    TMP411 ±1°C Programmable...

    TMP468 具有引脚可编程的总线地址的高精度远...

    TMP468器件是一款使用双线制SMBus或I 2 C兼容接口的多区域高精度低功耗温度传感器。除了本地温度外,还可以同时监控多达八个连接远程二极管的温度区域。聚合系统中的温度测量可通过缩小?;て荡嵘阅?,并且可以降低电路板复杂程度。典型用例为监测服务器和电信设备等复杂系统中不同处理器(如MCU,GPU和FPGA)的温度。该器件将诸如串联电阻抵消,可编程非理想性因子,可编程偏移和可编程温度限值等高级特性完美结合,提供了一套精度和抗扰度更高且稳健耐用的温度监控解决方案。 八个远程通道(以及本地通道)均可独立编程,设定两个在测量位置的相应温度超出对应值时触发的阈值。此外,还可通过可编程迟滞设置避免阈值持续切换。 TMP468器件可提供高测量精度(0.75°C)和测量分辨率(0.0 625°C)。该器件还支持低电压轨(1.7V至3.6V)和通用双线制接口,采用高空间利用率的小型封装(3mm×3mm或1.6mm×1.6mm),可在计算系统中轻松集成。远程结支持-55°C至+ 150°C的温度范围。 特性 8通道远程二极管温度传感器精度:±0.75&...

    发表于 2018-09-18 16:05 ? 4次阅读
    TMP468 具有引脚可编程的总线地址的高精度远...
  • 5月份61城房价环比反弹 多地调控政策或再加码 ——凤凰网房产济南 2019-03-26
  • 按照马克思的原义,共产主义是"以每一个个人的全面而自由的发展为基本原则的社会形式"。这一基本原则的实现,涉及社会政治、经济、文化等方方面面。离开这一基本原则侈谈 2019-03-26
  • 报告:互联网平台责任设定应进一步完善 2019-03-25
  • 绿地申花公布新队徽 豹子头回归增加1993受好评 2019-03-17
  • 中宣部授予张黎明“时代楷模”称号 2019-03-14
  • 林业和草原局:加大对海南生态保护和修复支持力度 2019-02-28
  • 质疑的能力都没有,还有批判的余地吗》?看着就想笑 2019-02-28
  • Steam《野兽传奇》免费领取原价48元 2019-02-08
  • 上班族用手机电脑过度 肩颈僵硬疼痛怎么办-生活资讯 2018-11-22
  • 藏品快报:如何评价和田玉籽料原石的当下与未来? 2018-11-22
  • 高中生给班主任写期末评语 2018-11-22
  • 回复@“老笑头”,共产主义需要分配生产资料应该是你做梦的时候梦到的吧!这除了让网友们笑掉大牙,还能有什么?你确实是让网友们看着就想笑!哈哈哈哈! 2018-11-21
  • 绝崖山谷藏神秘古寺 简单就是世界奇观 2018-11-21
  • 【阿里天气】最新阿里今天天气,实时提供阿里气温、空气质量、24小时天气预报、生活指数查询 2018-11-21
  • 在人才培养体系建设上下功夫 2018-11-20